SISOLVER叠构设计

PCB叠构设计决定了阻抗损耗,它是实现高精度集成仿真设计基础和关键难点之一。SISOLVER PRO的叠构设计器包含了基材数据库、PP类型库、制造流程能力参数设定、PP厚度与RC%关联计算、DK按RC%自动计算功能;压合后跨层、多层PP复合介层DK计算等功能。SISOLVER PRO的叠构设计器首次实现了制造过程“全要素,全参数”实时动态仿真;任何参数改变,所有结果自动跟着变;它为高精度阻抗计算提供了可靠的参数保证。
叠构与流程能力

SISOLVER基材数据库

  • SISOLVER内置业界常见基材数据库

  • 支持自定义添加基材数据库

目前支持ISOLA、ITEQ、NanYa、EMC、TUC、Grace、ShengYi、Nelco、Panasonic并不断更新

革命性的PCB/FPC阻抗损耗仿真设计解决方案
Copyright(C) www.sisolver.com, All rights reserved. 深圳市赛硕尔科技有限公司<版权所有>  联系我们:service@sisolver.com
                                            
                                                                                      粤ICP备13068452
English
简体中文